회로와 전선을 분리하는 단 한 번의 구조 혁명... 인텔의 기습과 삼성의 반격에 걸린 제국의 운명
0.1% 수율에 수조 원이 왔다 갔다... 데이터센터 전력 재앙 막을 ‘꿈의 설계’ 누가 먼저 거머쥐나
0.1% 수율에 수조 원이 왔다 갔다... 데이터센터 전력 재앙 막을 ‘꿈의 설계’ 누가 먼저 거머쥐나
이미지 확대보기미국의 반도체 공정 및 검사 장비 분야 전문 매체인 세미컨덕터 엔지니어링(Semiconductor Engineering)이 3월 24일 ‘2나노 이하 로직 로드맵(Sub-2nm Logic Roadmap)’이라는 제목의 아티클을 통해 전한 바에 의하면, 현재 글로벌 반도체 거인들은 전력 효율을 극대화하기 위한 후면 전력 공급(BSPDN) 공정의 수율 확보를 위해 사활을 건 전쟁을 벌이고 있다. 특히 이 매체는 나노 공정의 숫자를 줄이는 것보다 이 구조적 혁신을 누가 먼저 안정화하느냐가 인공지능 시대의 컴퓨팅 패권을 결정짓는 핵심 변수가 될 것이라고 분석했다.
칩 앞면의 병목 현상을 해결할 신의 한 수
지금까지의 반도체는 회로를 그리는 앞면에 데이터 신호선과 전력 공급선을 동시에 배치해 왔다. 하지만 회로가 미세해질수록 이 두 선이 서로의 영역을 침범하며 간섭을 일으키고, 정작 필요한 전력이 칩 내부로 제대로 전달되지 않는 전압 강하 현상이 심화되었다. 후면 전력 공급 기술은 이 전력망을 칩 뒤편으로 완전히 빼버림으로써 회로 설계를 자유롭게 하고 전력 효율을 30퍼센트 이상 끌어올리는 마법 같은 해결책이다.
인텔의 파격적인 도박과 파운드리 재기 노림수
삼성의 정면 승부와 수율 안정화의 난제
삼성전자 역시 2나노 공정의 핵심 경쟁력으로 후면 전력 공급 기술을 점찍고 연구 역량을 집중하고 있다. 삼성은 기존의 나노시트 구조에서 쌓은 경험을 바탕으로 후면 전력 공급 기술을 결합해 경쟁사 대비 압도적인 저전력 성능을 구현하겠다는 전략이다. 하지만 칩의 뒷면을 깎아내고 전력선을 연결하는 과정에서 발생하는 열팽창과 기판 변형 등의 물리적 결함을 어떻게 극복하느냐가 백만 클릭을 부르는 승리의 관건이 될 것이다.
TSMC의 신중론을 깨뜨린 인공지능의 갈증
압도적 1위인 TSMC는 당초 이 기술의 도입 시기를 2026년 이후로 늦게 잡았으나, 최근 인공지능 가속기의 전력 소모가 감당할 수 없는 수준으로 치솟으면서 도입 속도를 앞당기고 있다. 엔비디아와 애플 같은 거대 고객사들이 한 방울의 전력이라도 더 아끼기 위해 후면 전력 공급 기술을 요구하고 있기 때문이다. TSMC의 수성 전략이 흔들리는 틈을 타 삼성과 인텔이 수율 격차를 좁힐 수 있을지가 향후 3년 반도체 시장의 최대 관전 포인트다.
디지털 족쇄를 풀고 거대 연산 시대로 진입
결국 이번 전쟁은 누가 더 미세하게 선을 긋느냐의 싸움에서 누가 더 똑똑하게 칩의 구조를 뒤집느냐의 싸움으로 변모했다. 후면 전력 공급 기술은 전력 부족이라는 디지털 족쇄에 묶여 있던 인공지능 연산 능력을 해방시킬 유일한 열쇠다. 이 기술적 정점을 먼저 정복하는 기업은 단순한 제조사를 넘어 인공지능 문명의 인프라를 지배하는 절대 강자로 군림하게 될 것이다. 실리콘 위의 상하 반전은 이미 시작되었다.
이교관 글로벌이코노믹 기자 haedang@g-enews.com












